Search Results (All Fields:"objectives", Author:"Santiago Emilio Acha Alegre")

Resultados de la Navegación (1739)

RSS para este conjunto de resultadosRSS para este conjunto de resultados

Página 1 de 35

Páginas:    1 2 3 4 5 6 7 8 9 10  siguiente › última »

Refinar

  Search Relevance Visitas Descargas
Monoestable disparado por flanco construido a partir de inversores lógicos. (Requiere Plataforma OrCAD 9.1 ó superior)  3.86 178 45
Problema propuesto 4.2 (Requiere Plataforma OrCAD 9.1 ó superior)  3.85 214 76
Comportamiento de una puerta lógica NOR tres entradas (tabla de verdad). (Requiere Plataforma OrCAD 9.1 ó superior)  3.85 269 52
Problema propuesto 4.8 (Requiere Plataforma OrCAD 9.1 ó superior)  3.85 220 64
Fuentes dependientes. Fuente dependiente no lineal. (Requiere Plataforma Electronics Workbench 5.1 ó superior)  3.85 377 68
Problema propuesto 8.6 (Requiere Plataforma OrCAD 9.1 ó superior)  3.85 265 84
Circuito que permite el cambio de nivel a flanco de bajada activo de una señal. (Requiere Plataforma MicroCAP 9.0 ó superior)  3.85 244 68
Estructura interna de una unidad aritmético-lógica. Operación aritmética disminuir uno. (Requiere Plataforma MicroCAP 9.0 ó superior)  3.85 307 78
Circuito biestable R-S activo al nivel bajo. (Requiere Plataforma OrCAD 9.1 ó superior)  3.85 302 65
Sistema con puertas triestado (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  3.85 213 58
Comportamiento de una puerta lógica XNOR (tabla de verdad). (Requiere Plataforma OrCAD 9.1 ó superior)  3.85 297 54
Problema propuesto 5.11 (Requiere Plataforma OrCAD 9.1 ó superior)  3.85 215 65
Problema propuesto 5.6.1 (soluc. alternativa simplificada) (Requiere Plataforma MicroCAP 9.0 ó superior)  3.85 224 65
Estructura interna del codificador sin prioridad. Codificador 8 a 3 activo con nivel alto (I5). (Requiere Plataforma MicroCAP 9.0 ó superior)  3.85 409 85
Problema propuesto 5.4.11 (Requiere Plataforma OrCAD 9.1 ó superior)  3.85 191 52
Problema propuesto 5.7.4 (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  3.85 197 69
Problema propuesto 5.4.8 (Requiere Plataforma MicroCAP 9.0 ó superior)  3.85 235 64
Problema propuesto 4.4.2 (Requiere Plataforma MicroCAP 9.0 ó superior)  3.85 180 60
Circuito lógico de un comparador de 2 bits (soluc. alternativa 3) (Requiere Plataforma OrCAD 9.1 ó superior)  3.85 361 68
Problema propuesto 5.12 (Requiere Plataforma MicroCAP 9.0 ó superior)  3.85 179 62
Descripción funcional mediante VHDL de un sumador completo (Requiere Plataforma OrCAD 9.1 ó superior)  3.85 284 68
Problema propuesto 5.4.5 (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  3.85 273 64
Problema propuesto 5.13.c3 (Requiere Plataforma MicroCAP 9.0 ó superior)  3.85 216 67
Problema propuesto 5.9.4 (Requiere Plataforma MicroCAP 9.0 ó superior)  3.85 201 72
Problema propuesto 5.15.1 (Requiere Plataforma OrCAD 9.1 ó superior)  3.85 209 67
Circuito biestable R-S activo al nivel bajo. (Requiere Plataforma MicroCAP 9.0 ó superior)  3.85 307 71
Problema propuesto 8.4 (Requiere Plataforma MicroCAP 9.0 ó superior)  3.85 280 81
Problema propuesto 5.6.2 (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  3.85 191 60
Interfaz TTL a CMOS mediante resistencia elevadora pull-up (Requiere Plataforma MicroCAP 9.0 ó superior)  3.85 287 49
Circuito biestable D síncrono activo por nivel. (Requiere Plataforma OrCAD 9.1 ó superior)  3.85 354 61
Problema propuesto 5.7.2 (Requiere Plataforma OrCAD 9.1 ó superior)  3.85 199 64
Estructura interna de una unidad aritmético-lógica. Esquema del diagrama lógico. (Requiere Plataforma MicroCAP 9.0 ó superior)  3.85 333 77
Problema propuesto 4.19.1 (Requiere Plataforma MicroCAP 9.0 ó superior)  3.85 201 62
Problema propuesto 5.10 (soluc. alternativa simplificada) (Requiere Plataforma MicroCAP 9.0 ó superior)  3.85 216 61
Circuito biestable D síncrono activo por nivel. (Requiere Plataforma OrCAD 9.1 ó superior)  3.85 334 52
Circuito biestable D síncrono activo por nivel. (Requiere Plataforma Electronics Workbench 5.1 ó superior)  3.85 412 60
Problema propuesto 4.17 (Requiere Plataforma OrCAD 9.1 ó superior)  3.85 234 64
Estructura interna del codificador sin prioridad. Codificador 8 a 3 activo con nivel bajo (I1). (Requiere Plataforma MicroCAP 9.0 ó superior)  3.85 264 70
Circuito biestable T síncrono activo por flanco de bajada. (Requiere Plataforma MicroCAP 9.0 ó superior)  3.85 321 90
Problema propuesto 7.3.3 (Requiere Plataforma MicroCAP 9.0 ó superior)  3.85 212 61
Problema propuesto 4.6 (Requiere Plataforma OrCAD 9.1 ó superior)  3.85 206 76
Comportamiento de una puerta lógica NOT tres entradas (tabla de verdad). (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  3.85 219 64
Circuito generador/detector de paridad CI 74180 (2º caso) (Requiere Plataforma OrCAD 9.1 ó superior)  3.85 624 95
Problema propuesto 5.8 (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  3.85 223 57
Problema propuesto 5.6.4 (Requiere Plataforma MicroCAP 9.0 ó superior)  3.85 214 66
Problema propuesto 4.8 (soluc. alternativa) (Requiere Plataforma OrCAD 9.1 ó superior)  3.85 242 72
Problema propuesto 4.6 (Requiere Plataforma OrCAD 9.1 ó superior)  3.85 194 72
Problema propuesto 5.4.14 (Requiere Plataforma MicroCAP 9.0 ó superior)  3.85 215 62
ADC bipolar de doble rampa simétrica de 8 bits (Requiere Plataforma OrCAD 9.1 ó superior)  3.85 508 97
DAC de simple rampa de 8 bits (Requiere Plataforma OrCAD 9.1 ó superior)  3.85 304 62

Página 1 de 35

Páginas:    1 2 3 4 5 6 7 8 9 10  siguiente › última »